百科解釋
宏單元(或邏輯單元)是PLD/FPGA的最基本單元,不同產品對這種基本單元的叫法不同,如LE,MC,CLB,Slices等,但每個基本單元一般都包括兩部分,一部分實現(xiàn)組合邏輯,另一部分實現(xiàn)時序邏輯。各個廠家的定義可能不一樣。對ALTERA的芯片,每個基本單元含一個觸發(fā)器;對Xilinx的部分芯片,每個基本單元單元含兩個觸發(fā)器。一般不用“門”的數(shù)量衡量PLD/FPGA的大小,因為各家對門數(shù)的算法不一樣,象ALTERA和Xilinx對門的計算結果就差了一倍,推薦用觸發(fā)器的多少來衡量芯片的大小。如10萬門的Xilinx的XC2S100有1200個slices,即含2400個觸發(fā)器;5萬門的ALTERA的1K50則含2880個LE,即2880個觸發(fā)器
移動通信網 | 通信人才網 | 更新日志 | 團隊博客 | 免責聲明 | 關于詞典 | 幫助