PXI總線是NI公司在計算機(jī)外設(shè)總線PCI的基礎(chǔ)上實現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線的標(biāo)準(zhǔn),基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設(shè)備。設(shè)計一個雙通道12 bit/250 MHz采樣頻率的高速數(shù)字化儀模塊,以高性能FPGA器件為核心,實現(xiàn)對高速A/D的控制以及高速數(shù)據(jù)處理和存儲,解決了長時間高速記錄信號的測試難題。
1 系統(tǒng)工作原理
數(shù)字化儀模塊主要由前端信號調(diào)理通路、模數(shù)轉(zhuǎn)換電路、數(shù)據(jù)存儲單元、數(shù)據(jù)采集控制電路、PXI接口電路等部分組成,其原理框圖如圖l所示。
高速模擬信號首先經(jīng)過信號調(diào)理通路進(jìn)行放大、衰減等處理,將幅度調(diào)整到A/D轉(zhuǎn)換器允許輸入的電壓范圍內(nèi),并轉(zhuǎn)化成LVDS格式的差分信號,然后送到A/D轉(zhuǎn)換器;FPGA芯片接收A/D輸出的高速數(shù)據(jù)流,經(jīng)過降速、抽取濾波等處理后,存儲到數(shù)據(jù)存儲單元SRAM中,并發(fā)出中斷信號,PXI主機(jī)響應(yīng)中斷后經(jīng)由FPGA將存儲在SRAM中的數(shù)據(jù)讀入主機(jī)內(nèi)存,完成后續(xù)的數(shù)據(jù)處理和顯示。PXI主機(jī)通過PXI總線發(fā)送控制命令,經(jīng)FPGA譯碼后實現(xiàn)對數(shù)據(jù)采集和調(diào)理通路控制。該數(shù)字化儀模塊為每個通道預(yù)留了4Mb的存儲容量,當(dāng)組成PXI測試系統(tǒng)時,可以將數(shù)據(jù)寫入計算機(jī)硬盤,實現(xiàn)更長時間的記錄。兩個通道可以獨(dú)立工作,也可以相互關(guān)聯(lián)。采集方式可以有內(nèi)觸發(fā)、外觸發(fā)、軟件觸發(fā)、通道觸發(fā)等多種模式。
2 系統(tǒng)設(shè)計實現(xiàn)
2.1 模塊化的FPGA設(shè)計
本文所設(shè)計的數(shù)字化儀是基于高性能FPGA芯片實現(xiàn)的,F(xiàn)PGA承擔(dān)了絕大部分的控制和數(shù)據(jù)處理任務(wù),是本設(shè)計的核心器件。對FPGA進(jìn)行模塊化設(shè)計,是大型系統(tǒng)設(shè)計的常用方法。合理分割功能模塊,能加快FPGA的開發(fā),也有利于代碼的移植和重復(fù)利用。在設(shè)計時將FPGA分成高速A/D接口模塊、數(shù)據(jù)降速模塊、調(diào)理通路控制模塊、存儲接口模塊、PXI接口控制模塊等主要功能模塊設(shè)計。FPGA內(nèi)部模塊劃分和數(shù)據(jù)流向如圖2所示。
A/D接口模塊主要實現(xiàn)FPGA和高速A/D轉(zhuǎn)換器的互聯(lián),以LVDS格式總線接收數(shù)據(jù)和采樣時鐘,該部分電路決定數(shù)據(jù)采集的穩(wěn)定性,需要從硬件和軟件兩個方面保證;數(shù)據(jù)降速模塊采用抽取濾波器將信號降低到需要的采樣速率;調(diào)理通路控制模塊主要實現(xiàn)對A/D前端電路的控制,包括耦合方式、匹配阻抗選擇、增益自動控制、偏置和觸發(fā)電平控制等;PXI接口部分主要實現(xiàn)和PXI主機(jī)的通訊譯碼;存儲控制模塊完成對外部SRAM的控制,實現(xiàn)數(shù)據(jù)緩存;時鐘管理模塊負(fù)責(zé)采樣時鐘的分頻、倍頻等處理。