基于FPGA原型的GPS基帶驗證系統(tǒng)設計與實現(xiàn)

相關專題: 芯片

隨著SoC設計復雜度的提高,驗證所需時間已經占到整個設計周期的70%以上,如何減少驗證時間成為一個十分重要的問題。GPS基帶芯片是一個典型的SoC,其主要功能模塊是相關器,用以實現(xiàn)GPS信號的解調和解擴。相關器占據了基帶芯片中的大部分硬件資源,其仿真過程十分復雜且耗費大量時間,因此僅僅依靠軟件仿真是不現(xiàn)實的。隨著FPGA的性能和容量不斷提高,基于FPGA的原型驗證能夠減小開發(fā)風險,避免軟件仿真的缺點,加快產品上市時間,并且能夠真實地反映硬件的特性。這些優(yōu)點使得基于FPGA的原型驗證越來越多地被用于SoC系統(tǒng)的設計過程。

1 從ASIC到FPGA原型的移植

理論上,F(xiàn)PGA原型驗證要與SoC的結構保持高度一致,但是,由于ASIC和FPGA結構上的差異,導致從ASIC到FPGA的移植需要做出適當的調整。

首先,當設計規(guī)模很大時,單片的FPGA容量不足以容納整個設計規(guī)模,需要2個或多個FPGA芯片來實現(xiàn)整個驗證系統(tǒng)。這時,F(xiàn)PGA之間的布線延時給整個系統(tǒng)的時序要求帶來困難,尤其對于高性能的設計。其次,結構上的差異導致的ASIC和FPGA IP模塊在時序上不兼容,需要額外的工作進行時序轉換。再次,某些硬IP核無法移植到FPGA上,需要構造適當的電路或者增加外圍輔助電路。

2 GPS基帶系統(tǒng)架構

整個GPS衛(wèi)星導航系統(tǒng)包括前端射頻部分和基帶部分。前端射頻部分完成信號接收、濾波、AD轉換等;基帶部分完成GPS信號的解調、解擴、實現(xiàn)信號的跟蹤和捕獲。其系統(tǒng)框圖如圖1所示。

該衛(wèi)星導航基帶芯片基于ARM7TDMI構建,擁有為捕獲跟蹤功能所設置的特殊硬件器件以及大量的常用外設。例如DMA、UART接口、SPI接口、GPIO、實時時鐘(RTC)等。256 KB的ROM和96 KB的SRAM用于存儲代碼和運行程序以及中間數據,并可外接FLASH進行程序調試及下載。其基帶框圖如圖2所示。

3 FPGA驗證平臺設計和實現(xiàn)

FPGA驗證平臺的結構如圖3所示。

 

作者:馮華星1,何文濤1,李曉江2    來源:電子技術應用2010年第7期
微信掃描分享本文到朋友圈
掃碼關注5G通信官方公眾號,免費領取以下5G精品資料
  • 1、回復“YD5GAI”免費領取《中國移動:5G網絡AI應用典型場景技術解決方案白皮書
  • 2、回復“5G6G”免費領取《5G_6G毫米波測試技術白皮書-2022_03-21
  • 3、回復“YD6G”免費領取《中國移動:6G至簡無線接入網白皮書
  • 4、回復“LTBPS”免費領取《《中國聯(lián)通5G終端白皮書》
  • 5、回復“ZGDX”免費領取《中國電信5GNTN技術白皮書
  • 6、回復“TXSB”免費領取《通信設備安裝工程施工工藝圖解
  • 7、回復“YDSL”免費領取《中國移動算力并網白皮書
  • 8、回復“5GX3”免費領取《R1623501-g605G的系統(tǒng)架構1
  • 本周熱點本月熱點

     

      最熱通信招聘

      最新招聘信息